wuyueseqing,仙府之缘txt下载,老师上课没戴奶罩看到奶头,菊内留香TXL金银花段小庄

您好!歡迎光臨烜芯微科技品牌官網(wǎng)!

深圳市烜芯微科技有限公司

ShenZhen XuanXinWei Technoligy Co.,Ltd
二極管、三極管、MOS管、橋堆

全國(guó)服務(wù)熱線:18923864027

  • 熱門(mén)關(guān)鍵詞:
  • 橋堆
  • 場(chǎng)效應(yīng)管
  • 三極管
  • 二極管
  • CMOS反相器,CMOS反相器的傳輸延時(shí)詳解
    • 發(fā)布時(shí)間:2022-12-20 17:15:06
    • 來(lái)源:
    • 閱讀次數(shù):
    CMOS反相器,CMOS反相器的傳輸延時(shí)詳解
    CMOS延時(shí)單元的設(shè)計(jì),如下圖所示,8bitDAC和9bit電容陣列一起控制輸出脈沖的形狀,輸出信號(hào)的時(shí)鐘沿延時(shí)一般都是通過(guò)改變反相器的電流和輸出電容來(lái)改變的。
    CMOS反相器 傳輸延時(shí)
    如下圖所示的反相器,其傳輸延時(shí)是由NMOS和PMOS的等效電阻對(duì)負(fù)載電容Cload(一般指下一級(jí)輸入電容)充放電所消耗的時(shí)間決定的。
    CMOS反相器 傳輸延時(shí)
    關(guān)于反相器中的一些延時(shí)定義如下:
    CMOS反相器 傳輸延時(shí)
    定義tpLH為Vout由低電平翻轉(zhuǎn)至高電平的傳輸延時(shí)(以50%為參考),此時(shí)的CMOS反相器可等效為下表左圖所示的電路。
    定義tpHL為Vout由高電平至低電平翻轉(zhuǎn)的傳輸延時(shí),此時(shí)的CMOS反相器可等效為下表右圖所示的電路。統(tǒng)稱為propagation delay。tf和tr分別表示下降延時(shí)和上升延時(shí),這里暫時(shí)不作討論。
    CMOS反相器 傳輸延時(shí)
    從電壓角度列方程,傳輸延時(shí)的推導(dǎo)如下:
    CMOS反相器 傳輸延時(shí)
    從電流角度看的話,就直接是RC電流充放電了,可以直觀理解:電流越大,延時(shí)越小,電流越小,延時(shí)越大。
    〈烜芯微/XXW〉專業(yè)制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷(xiāo)省20%,上萬(wàn)家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以直接聯(lián)系下方的聯(lián)系號(hào)碼或加QQ/微信,由我們的銷(xiāo)售經(jīng)理給您精準(zhǔn)的報(bào)價(jià)以及產(chǎn)品介紹
     
    聯(lián)系號(hào)碼:18923864027(同微信)
    QQ:709211280

    相關(guān)閱讀